LCMXO2-256HC-4TG100C Original i nou amb preu competitiu Proveïdor d'IC en estoc
Atributs del producte
Codi Pbfree | Sí |
Codi Rohs | Sí |
Codi del cicle de vida parcial | Actiu |
El seu fabricant | LATTICE SEMICONDUCTOR CORP |
Codi de paquet de peces | QFP |
Descripció del paquet | LFQFP, |
Recompte de pins | 100 |
Codi de compliment d'abast | conforme |
Codi ECCN | EAR99 |
Codi HTS | 8542.39.00.01 |
Fabricant Samacsys | Semiconductor de gelosia |
Característica addicional | TAMBÉ FUNCIONA A 3,3 V NOMINAL DE SUBMINISTRACIÓ |
Codi JESD-30 | S-PQFP-G100 |
Codi JESD-609 | e3 |
Llargada | 14 mm |
Nivell de sensibilitat a la humitat | 3 |
Nombre d'entrades dedicades | |
Nombre de línies d'E/S | |
Nombre d'entrades | 55 |
Nombre de sortides | 55 |
Nombre de terminals | 100 |
Temperatura de funcionament-Màx | 85 °C |
Temperatura de funcionament-mín | |
Organització | 0 ENTRADES DEDICADES, 0 E/S |
Funció de sortida | MIXTES |
Material del cos del paquet | PLÀSTIC/EPOXÍ |
Codi del paquet | LFQFP |
Codi d'equivalència del paquet | TQFP100,.63SQ |
Forma del paquet | QUADRAT |
Estil de paquet | PACK PLA, PERFIL BAIX, PAS FI |
Mètode d'embalatge | SAFATA |
Temperatura màxima de refluig (Cel) | 260 |
Fonts d'alimentació | 2,5/3,3 V |
Tipus lògic programable | FLASH PLD |
Retard de propagació | 7,36 ns |
Estat de qualificació | No qualificat |
Alçada asseguda-Màx | 1,6 mm |
Tensió d'alimentació-Màx | 3.462 V |
Tensió d'alimentació-Min | 2.375 V |
Tensió d'alimentació-Nom | 2,5 V |
Muntatge en superfície | SÍ |
Grau de temperatura | ALTRES |
Finalització del terminal | Llauna mat (Sn) |
Formulari terminal | ALA DE GAVIA |
Pas terminal | 0,5 mm |
Posició terminal | QUAD |
Temps@Temperatura màxima de refluig: màxim (s) | 30 |
Amplada | 14 mm |
Presentació del producte
El dispositiu lògic programable complex (CPLD) és un circuit integrat (ASIC) específic de l'aplicació al circuit integrat LSI (Large Scale Integrated Circuit).És adequat per al disseny de sistemes digitals intensius de control i el seu control de retard és convenient.CPLD és un dels dispositius de més ràpid creixement en circuits integrats.
Components de CPLD
CPLD és un dispositiu lògic programable complex amb estructura complexa i a gran escala, que pertany a la gamma de gran escala.circuits integrats.
CPLD té cinc parts principals: bloc de matriu lògic, unitat macro, termini de producte estès, matriu de cable programable i bloc de control d'E/S.
1. Bloc de matriu lògic (LAB)
Un bloc de matriu lògic consta d'una matriu de 16 macrocel·les i diversos LABS estan connectats entre si per una matriu programable (PIA) i un bus global
2. Unitat macro
La unitat macro de la sèrie MAX7000 consta de tres blocs funcionals: una matriu lògica, una matriu de selecció de productes i un registre programable.
3. Ampliació del termini del producte
Un terme de producte de cada macrocel·la es pot enviar de nou a la matriu lògica inversament.
4. Array cablejat programable PIA
Cada LAB es pot connectar per formar la lògica requerida mitjançant la matriu de cables programable.Aquest bus global és un canal programable que pot connectar qualsevol font de senyal del dispositiu al seu destí.
5. Bloc de control d'E/S
El bloc de control d'E/S permet que cada pin d'E/S es configure individualment per a l'entrada/sortida i el funcionament bidireccional.
Comparació de CPLD i FPGA
Encara que tots dosFPGAiCPLDSón dispositius ASIC programables i tenen moltes característiques comunes, a causa de les diferències en l'estructura de CPLD i FPGA, tenen les seves pròpies característiques:
1.CPLD és més adequat per completar diversos algorismes i lògica combinatòria, i FP GA és més adequat per completar la lògica seqüencial.En altres paraules, FPGA és més adequat per a una estructura rica en flip-flop, mentre que CPLD és més adequat per a una estructura limitada de flip-flop i una estructura rica en termes de producte.
2.L'estructura d'encaminament continu de CPLD determina que el seu retard de temps és uniforme i previsible, mentre que l'estructura d'encaminament segmentat de FPGA determina la seva impredictibilitat de retard.
3.FPGA té més flexibilitat que CPLD en la programació.CPLD es programa modificant la funció lògica amb un circuit de connexió interna fix, mentre que FPGA es programa canviant el cablejat de la connexió interna.FP GA es pot programar sota una porta lògica, mentre que CPLD es programa sota un bloc lògic.
4.La integració de FPGA és superior a la de CPLD i té una estructura de cablejat i una implementació lògica més complexes.
5.CPLD és més còmode d'utilitzar que FPGA.Programació CPLD amb tecnologia E2PROM o FASTFLASH, sense xip de memòria externa, fàcil d'utilitzar.Tanmateix, la informació de programació de l'FPGA s'ha d'emmagatzemar a la memòria externa i el mètode d'ús és complicat.
6. Els CPLDS són més ràpids que els FPgas i tenen una major predictibilitat temporal.Això és degut a que els FPGa són programació a nivell de porta i s'adopten interconnexions distribuïdes entre CLBS, mentre que CPLDS són programació a nivell de bloc lògic i les interconnexions entre els seus blocs lògics s'agrupen.
7. En la forma de programació, CPLD es basa principalment en la programació de memòria E2PROM o FLASH, temps de programació de fins a 10.000 vegades, l'avantatge és que el sistema apaga la informació de programació no es perd.CPLD es pot dividir en dues categories: programació al programador i programació al sistema.La major part de l'FPGA es basa en la programació SRAM, la informació de programació es perd quan el sistema s'apaga i les dades de programació s'han de tornar a escriure a la SRAM des de fora del dispositiu cada vegada que s'encén.El seu avantatge és que es pot programar en qualsevol moment, i es pot programar ràpidament en el treball, per tal d'aconseguir una configuració dinàmica a nivell de placa i nivell de sistema.
8. La confidencialitat CPLD és bona, la confidencialitat FPGA és baixa.
9. En general, el consum d'energia de CPLD és més gran que el de FPGA, i com més alt sigui el grau d'integració, més evident.