Components electrònics Xips IC Circuits integrats XC7A75T-2FGG484I IC FPGA 285 I/O 484FBGA
Atributs del producte
TIPUS | DESCRIPCIÓ |
Categoria | Circuits integrats (CI)IncrustatFPGA (Field Programmable Gate Array) |
Mfr | AMD Xilinx |
Sèrie | Artix-7 |
paquet | Safata |
Paquet estàndard | 60 |
Estat del producte | Actiu |
Nombre de LAB/CLB | 5900 |
Nombre d'elements lògics/cel·les | 75520 |
Bits de RAM totals | 3870720 |
Nombre d'E/S | 285 |
Tensió - Alimentació | 0,95 V ~ 1,05 V |
Tipus de muntatge | Muntatge en superfície |
Temperatura de funcionament | -40 °C ~ 100 °C (TJ) |
Paquet / Estoig | 484-BBGA |
Paquet de dispositius del proveïdor | 484-FBGA (23×23) |
Número de producte base | XC7A75 |
Els dispositius adaptatius són l'opció ideal
L'ús de dispositius Xilinx en dispositius de seguretat de nova generació no només aborda els problemes de rendiment i latència, sinó que altres avantatges inclouen l'habilitació de noves tecnologies com ara models d'aprenentatge automàtic, Secure Access Service Edge (SASE) i xifratge postquàntic.
Els dispositius Xilinx proporcionen la plataforma ideal per a l'acceleració de maquinari per a aquestes tecnologies, ja que els requisits de rendiment no es poden complir amb implementacions només de programari.Xilinx està desenvolupant i actualitzant contínuament IP, eines, programari i dissenys de referència per a solucions de seguretat de xarxa existents i de nova generació.
A més, els dispositius Xilinx ofereixen arquitectures de memòria líders en el sector amb IP de cerca suau de classificació de flux, la qual cosa els converteix en la millor opció per a aplicacions de seguretat de xarxa i tallafoc.
Ús d'FPGA com a processadors de trànsit per a la seguretat de la xarxa
El trànsit cap a i des dels dispositius de seguretat (tallafocs) s'encripta a diversos nivells, i el xifratge/desxifrat L2 (MACSec) es processa als nodes de xarxa de la capa d'enllaç (L2) (interruptors i encaminadors).El processament més enllà de la L2 (capa MAC) inclou normalment un anàlisi més profund, desxifrat de túnels L3 (IPSec) i trànsit SSL xifrat amb trànsit TCP/UDP.El processament de paquets implica l'anàlisi i la classificació dels paquets entrants i el processament de grans volums de trànsit (1-20 M) amb un alt rendiment (25-400 Gb/s).
A causa del gran nombre de recursos informàtics (nuclis) necessaris, les NPU es poden utilitzar per a processament de paquets a una velocitat relativament més alta, però no és possible un processament de trànsit escalable d'alt rendiment i de baixa latència perquè el trànsit es processa mitjançant nuclis MIPS/RISC i programant aquests nuclis. en funció de la seva disponibilitat és difícil.L'ús d'aparells de seguretat basats en FPGA pot eliminar eficaçment aquestes limitacions de les arquitectures basades en CPU i NPU.
Processament de seguretat a nivell d'aplicació en FPGA
Els FPGA són ideals per al processament de seguretat en línia en tallafocs de nova generació perquè compleixen amb èxit la necessitat d'un major rendiment, flexibilitat i operació de baixa latència.A més, els FPGA també poden implementar funcions de seguretat a nivell d'aplicació, que poden estalviar encara més recursos informàtics i millorar el rendiment.
Alguns exemples comuns de processament de seguretat d'aplicacions en FPGA inclouen
- Motor de descàrrega TTCP
- Concordança d'expressions regulars
- Processament de xifratge asimètric (PKI).
- Processament TLS