order_bg

productes

10AX115H2F34E2SG FPGA Arria® 10 GX Family 1150000 cèl·lules 20 nm Tecnologia 0,9 V 1152 pins FC-FBGA

Descripció breu:

La família de dispositius 10AX115H2F34E2SG consta de FPGA i SoCs de gamma mitjana de 20 nm d'alt rendiment i eficiència energètica.

Major rendiment que la generació anterior de gamma mitjana i alta
FPGA


Detall del producte

Etiquetes de producte

Especificacions tècniques del producte

RoHS de la UE

Complint

ECCN (EUA)

3A991

Estat de la part

Actiu

HTS

8542.39.00.01

SVHC

SVHC supera el llindar

Automoció

No

PPAP

No

Nom de familia

Arria® 10 GX

Tecnologia de processos

20 nm

E/S d'usuari

504

Nombre de Registres

1708800

Tensió d'alimentació de funcionament (V)

0,9

Elements lògics

1150000

Nombre de multiplicadors

3036 (18 x 19)

Tipus de memòria del programa

SRAM

Memòria incrustada (Kbit)

54260

Nombre total de blocs RAM

2713

EMAC

3

Unitats lògiques del dispositiu

1150000

Dispositiu Nombre de DLL/PLL

32

Canals transceptors

96

Velocitat del transceptor (Gbps)

17.4

DSP dedicat

1518

PCIe

4

Programabilitat

Suport a la reprogramabilitat

Protecció contra còpia

Programabilitat dins del sistema

Grau de velocitat

2

Estàndards d'E/S d'un sol extrem

LVTTL|LVCMOS

Interfície de memòria externa

DDR3 SDRAM|DDR4|LPDDR3|RLDRAM II|RLDRAM III|QDRII+SRAM

Tensió de subministrament de funcionament mínima (V)

0,87

Tensió de subministrament de funcionament màxima (V)

0,93

Tensió d'E/S (V)

1,2|1,25|1,35|1,5|1,8|2,5|3

Temperatura mínima de funcionament (°C)

0

Temperatura màxima de funcionament (°C)

100

Grau de temperatura del proveïdor

Estesa

Nom comercial

Arria

Muntatge

Muntatge en superfície

Alçada del paquet

2,95

Amplada del paquet

35

Longitud del paquet

35

PCB canviat

1152

Nom del paquet estàndard

BGA

Paquet de proveïdors

FC-FBGA

Recompte de pins

1152

Forma de plom

Pilota

La diferència i la relació entre FPGA i CPLD

1. Definició i característiques de l'FPGA

FPGAadopta un nou concepte anomenat Logic Cell Array (LCA) i Configurable Logic Block (CLB) i Input Output (IOB) Block and Interconnect.El mòdul lògic configurable és la unitat bàsica per realitzar la funció d'usuari, que normalment s'organitza en una matriu i distribueix tot el xip.El mòdul d'entrada-sortida IOB completa la interfície entre la lògica del xip i el pin del paquet extern, i normalment es disposa al voltant de la matriu de xips.El cablejat intern consta de diverses longituds de segments de cable i alguns interruptors de connexió programables, que connecten diversos blocs lògics programables o blocs d'E/S per formar un circuit amb una funció específica.

Les característiques bàsiques de FPGA són:

  • Utilitzant FPGA per dissenyar circuits ASIC, els usuaris no necessiten projectar la producció, poden obtenir un xip adequat;
  • El FPGA es pot utilitzar com a mostra pilot d'altres totalment personalitzats o semi-personalitzatsCircuits ASIC;
  • Hi ha abundants activadors i pins d'E/S a FPGA;
  • FPGA és un dels dispositius amb el cicle de disseny més curt, el cost de desenvolupament més baix i el risc més baix en circuit ASIC.
  • FPGA adopta un procés CHMOS d'alta velocitat, baix consum d'energia i pot ser compatible amb els nivells CMOS i TTL.

2, definició i característiques de CPLD

CPLDes compon principalment de macrocel·lula lògica programable (LMC) al voltant del centre de la unitat de matriu d'interconnexió programable, en la qual l'estructura lògica LMC és més complexa i té una estructura d'interconnexió complexa de la unitat d'E/S, que l'usuari pot generar segons les necessitats de l'estructura específica del circuit, per completar determinades funcions.Com que els blocs lògics estan interconnectats amb cables metàl·lics de longitud fixa a CPLD, el circuit lògic dissenyat té una predictibilitat temporal i evita el desavantatge de la predicció incompleta del temps de l'estructura d'interconnexió segmentada.A la dècada de 1990, CPLD es va desenvolupar més ràpidament, no només amb característiques d'esborrat elèctric, sinó també amb funcions avançades com ara l'escaneig de vores i la programació en línia.

Les característiques de la programació CPLD són les següents:

  • Els recursos lògics i de memòria són abundants (Cypress De1ta 39K200 té més de 480 Kb de RAM);
  • Model de temps flexible amb recursos d'encaminament redundants;
  • Flexible per canviar la sortida del pin;
  • Es pot instal·lar al sistema i reprogramar-se;
  • Gran nombre d'unitats d'E/S;

3. Diferències i connexions entre FPGA i CPLD

CPLD és l'abreviatura de dispositiu lògic programable complex, FPGA és l'abreviatura de la matriu de porta programable de camp, la funció de les dues és bàsicament la mateixa, però el principi d'implementació és lleugerament diferent, de manera que de vegades podem ignorar la diferència entre els dos, col·lectivament. conegut com a dispositiu lògic programable o CPLD/FPGA.Hi ha diverses empreses que produeixen CPLD/FPGas, les tres més grans són ALTERA, XILINX i LAT-TICE.La funció lògica combinatòria de descomposició CPLD és molt forta, una unitat macro pot descompondre una dotzena o fins i tot més de 20-30 entrades de lògica combinatòria.Tanmateix, una LUT de FPGA només pot gestionar la lògica combinacional de 4 entrades, de manera que CPLD és adequat per dissenyar lògica combinacional complexa com ara la descodificació.Tanmateix, el procés de fabricació de FPGA determina que el nombre de LUT i activadors continguts al xip FPGA és molt gran, sovint milers de milers, CPLD generalment només pot aconseguir 512 unitats lògiques, i si el preu del xip es divideix pel nombre de lògics. unitats, el cost unitari lògic mitjà de FPGA és molt inferior al de CPLD.Per tant, si s'utilitzen un gran nombre de disparadors en el disseny, com ara dissenyar una lògica de temporització complexa, utilitzar un FPGA és una bona opció.

Tot i que tant FPGA com CPLD són dispositius ASIC programables i tenen moltes característiques comunes, a causa de les diferències en l'estructura de CPLD i FPGA, tenen les seves pròpies característiques:

  • CPLD és més adequat per completar diversos algorismes i lògica combinatòria, i FPGA és més adequat per completar la lògica seqüencial.En altres paraules, FPGA és més adequat per a una estructura rica en flip-flop, mentre que CPLD és més adequat per a una estructura limitada de flip-flop i una estructura rica en termes de producte.
  • L'estructura d'encaminament contínua de CPLD determina que el seu retard de temps és uniforme i previsible, mentre que l'estructura d'encaminament segmentat de FPGA determina que el seu retard és impredictible.
  • FPGA té més flexibilitat que CPLD en la programació.
  • CPLD es programa modificant la funció lògica d'un circuit intern fix, mentre que FPGA es programa canviant el cablejat de la connexió interna.
  • Els Fpgas es poden programar sota portes lògiques, mentre que els CPLDS es programen sota blocs lògics.
  • FPGA està més integrat que CPLD i té una estructura de cablejat i una implementació lògica més complexa.

En general, el consum d'energia de CPLD és més gran que el de FPGA, i com més gran sigui el grau d'integració, més evident.


  • Anterior:
  • Pròxim:

  • Escriu el teu missatge aquí i envia'ns-ho