Xips XC2C256-7TQG144C QFP144 xilinx 1.8V Quantitat d'entrada-sortida 118 FLASH PLD IC electrònic
Atributs del producte
TIPUS | DESCRIPCIÓ | SELECCIONA |
Categoria | Circuits integrats (CI) |
|
Mfr | AMD Xilinx |
|
Sèrie | CoolRunner II |
|
paquet | Safata |
|
Estat del producte | Actiu |
|
Tipus programable | Al sistema programable |
|
Temps de retard tpd(1) Màx | 6,7 ns |
|
Tensió d'alimentació interna | 1,7 V ~ 1,9 V |
|
Nombre d'elements/blocs lògics | 16 |
|
Nombre de Macrocel·les | 256 |
|
Nombre de portes | 6000 |
|
Nombre d'E/S | 118 |
|
Temperatura de funcionament | 0 °C ~ 70 °C (TA) |
|
Tipus de muntatge | Muntatge en superfície |
|
Paquet / Estoig | 144-LQFP |
|
Paquet de dispositius del proveïdor | 144-TQFP (20×20) |
|
Número de producte base | XC2C256 |
|
Informa d'un error d'informació del producte
Veure similar
Documents i mitjans
TIPUS DE RECURSOS | ENLLAÇ |
Fulls de dades | Full de dades XC2C256 |
Informació ambiental | Xiliinx RoHS Cert |
Producte destacat | CPLD CoolRunner™-II |
Muntatge/origen PCN | Modificació de LeadFrame de molts desenvolupaments 29/Oct/2018 |
Full de dades HTML | Full de dades XC2C256 |
Classificacions ambientals i d'exportació
ATRIBUT | DESCRIPCIÓ |
Estat RoHS | Compatibilitat amb ROHS3 |
Nivell de sensibilitat a la humitat (MSL) | 3 (168 hores) |
Estat REACH | REACH no afectat |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
Un dispositiu lògic programable complex (CPLD) és un dispositiu lògic amb matrius AND/OR completament programables i macrocel·les.Les macrocel·les són els blocs de construcció principals d'un CPLD, que contenen operacions lògiques complexes i lògica per implementar expressions de forma normal disjuntiva.Les matrius AND/OR són completament reprogramables i responsables de realitzar diverses funcions lògiques.Les macrocel·les també es poden definir com a blocs funcionals responsables de realitzar la lògica seqüencial o combinatòria.
Un dispositiu lògic programable complex és un producte innovador en comparació amb dispositius lògics anteriors, com ara les matrius de lògica programable (PLA) i la lògica de matriu programable (PAL).Els dispositius lògics anteriors no eren programables, de manera que la lògica es va construir combinant diversos xips lògics junts.Un CPLD té una complexitat entre PAL i matrius de portes programables en camp (FPGA).També té les característiques arquitectòniques tant de PAL com de FPGA.La principal diferència arquitectònica entre un CPLD i un FPGA és que els FPGA es basen en taules de cerca, mentre que els CPLD es basen en sea-of-gates.
Les característiques comunes dels CPLD i FPGA són que tots dos tenen un gran nombre de portes i disposicions flexibles per a la lògica.Mentre que les característiques comunes entre CPLD i PAL inclouen la memòria de configuració no volàtil.Els CPLD són líders en el mercat de dispositius lògics programables, amb múltiples avantatges com ara programació avançada, baix cost, no volàtil i fàcil d'utilitzar.
Adispositiu lògic programable complex(CPLD) és undispositiu lògic programableamb complexitat entre la dePALsiFPGA, i les característiques arquitectòniques de tots dos.El bloc de construcció principal del CPLD és amacrocèl·lula, que conté implementació lògicaforma normal disjuntivaexpressions i operacions lògiques més especialitzades.
Característiques[editar]
Algunes de les característiques de CPLD són en comú ambPALs:
- Memòria de configuració no volàtil.A diferència de molts FPGA, una configuració externaROMno és necessari i el CPLD pot funcionar immediatament a l'inici del sistema.
- Per a molts dispositius CPLD heretats, l'encaminament limita la majoria dels blocs lògics perquè tinguin senyals d'entrada i sortida connectats a pins externs, reduint les oportunitats d'emmagatzematge d'estat intern i lògica en capes profundes.Normalment, això no és un factor per als CPLD més grans i les famílies de productes CPLD més noves.
Altres característiques són en comú ambFPGA:
- Gran nombre de portes disponibles.Els CPLD solen tenir l'equivalent de milers a desenes de milersportes lògiques, permetent la implementació de dispositius de processament de dades moderadament complicats.Els PAL solen tenir uns quants centenars d'equivalents de porta com a màxim, mentre que els FPGA solen oscil·lar entre desenes de milers i diversos milions.
- Algunes disposicions per a la lògica més flexible quesuma de producteexpressions, incloent camins complicats de retroalimentació entre cel·les macro i lògica especialitzada per implementar diverses funcions d'ús habitual, com araenter aritmètica.
La diferència més notable entre un CPLD gran i un FPGA petit és la presència de memòria no volàtil en el xip al CPLD, que permet utilitzar CPLD per "carregador d'arrencada”, abans de cedir el control a altres dispositius que no tenen el seu propi emmagatzematge permanent de programes.Un bon exemple és quan s'utilitza un CPLD per carregar dades de configuració d'un FPGA des de la memòria no volàtil.[1]
Distincions[editar]
Els CPLD van ser un pas evolutiu a partir de dispositius encara més petits que els van precedir,PLA(enviat per primera vegada perSignètica), iPALs.Aquests al seu torn van ser precedits perlògica estàndardproductes, que no oferien programabilitat i s'utilitzaven per construir funcions lògiques connectant físicament diversos xips lògics estàndard (o centenars d'ells) junts (generalment amb cablejat en una placa o plaques de circuit imprès, però de vegades, especialment per a la creació de prototips, utilitzantembolcall de filferrocablejat).
La principal distinció entre les arquitectures de dispositius FPGA i CPLD és que els CPLD es basen internamenttaules de consulta(LUT) mentre utilitzen FPGAblocs lògics.